【千歳】TEGレイアウト設計エンジニア/最先端技術で開発中/日本の半導体を世界へ
- ASIC/SoC設計CAD/EDAエンジニアデバイス開発エンジニア
- 北海道
- 年収500万~700万円年収700万~1000万円
- 提供元:doda
- 掲載日:2026年03月10日
求人AIによる要約
半導体業界での最前線での活躍を目指すTEGレイアウト設計エンジニアを募集しています!最先端ロジック開発において、2nm世代及びBeyond 2nmの技術開発に従事し、デバイス技術者やプロセスインテグレーション技術者と緊密に連携しながら、革新的なTEGレイアウト設計を行います。日本の半導体を再び世界の舞台に復活させるために、あなたの専門性を活かすチャンスです。産官学の連携のもと、次世代半導体の量産に向けたプロジェクトに携わりましょう。
【おすすめポイント】
・最先端ロジック開発での革新的なTEGレイアウト設計に関与
・日本の半導体技術の復活を目指す新しい挑戦
・産官学連携で推進する次世代半導体プロジェクトに参加可能
※提供元サイトへリンクします
OUTLINE
ASIC/SoC設計
CAD/EDAエンジニア
デバイス開発エンジニア
【千歳】TEGレイアウト設計エンジニア/最先端技術で開発中/日本の半導体を世界へ
【業務内容】
2nm世代、及びBeyond 2nmの先端ロジック開発におけるTEGレイアウト設計を担っていただきます。デバイス技術者とプロセスインテグレーション技術者と協働しながら高度なTEGレイアウト設計を遂行していただきます。
【専門性】
半導体TEGレイアウト設計、Kerf設計、Mark設計を主業務とし、より高度な2nm世代、Beyond 2nm世代の技術開発基盤を支える創造的TEG設計に従事していただきます。
【Rapidusについて】
■日本の半導体を再び世界へ
半導体は「産業のコメ」ともいわれる、今やあらゆる技術の開発、進化に欠かせないものとなっています。かつては世界でも最先端の半導体製造国であった日本ですが、現在は海外の半導体やファウンドリが台頭し、日の丸半導体は劣勢にあります。そんな中で最先端の2ナノ半導体及びさらにその先の次世代半導体の国内量産を目指し、設立されたのが当社です。
■産官学連携について
大手企業8社から総額73億円の出資を受け、「ポスト5G基金事業」による次世代半導体の研究開発プロジェクトの委託先として新エネルギー・産業技術総合開発機構(NEDO)から開発事業費700億円を受けています。また、技術研究組合最先端半導体技術センター(LSTC)と連携して2020年代後半に2nm世代の最先端ロジック半導体の短TATによる量産実現を目指しています。
変更の範囲:会社の定める業務
<応募資格/応募条件>
■必須条件:
※下記いずれかのご経験
・半導体TEGレイアウト設計(デジタル回路論理設計、レイアウト設計、設計フロー構築、自動配置配線ツール、PCell (Parameterized Cell) 設計)
・デバイス開発
・プロセスインテグレーション開発
<語学力>
歓迎条件:英語中級
IIM(千歳工場)
住所:北海道千歳市
受動喫煙対策:屋内全面禁煙
変更の範囲:会社の定める事業所(リモートワーク含む)
<転勤>
当面なし
<在宅勤務・リモートワーク>
相談可
<オンライン面接>
可
500万円~900万円
<賃金形態>
年俸制
<賃金内訳>
年額(基本給):5,000,000円~9,000,000円
<月額>
416,666円~750,000円(12分割)
<昇給有無>
有
<残業手当>
有
<給与補足>
経験とスキル、現職水準を考慮して決定します。
賃金はあくまでも目安の金額であり、選考を通じて上下する可能性があります。
月給(月額)は固定手当を含めた表記です。
フレックスタイム制(フルフレックス)
休憩時間:60分
時間外労働有無:有
<標準的な勤務時間帯>
8:30~17:00
年間有給休暇6日~10日(下限日数は、入社直後の付与日数となります)
年間休日日数120日
年末年始、創立記念日(8/10)・年次有給休暇(初年度6日~10日、勤続年数に応じて最大20日)
<各手当・制度補足>
通勤手当:補足事項なし
社会保険:補足事項なし
厚生年金基金:補足事項なし
<定年>
65歳
<教育制度・資格補助補足>
OJTでの研修教育を想定
<その他補足>
補足事項なし
COMPANY
※提供元サイトへリンクします
当サイトの情報は、情報提供元から自動取得した内容を掲載しており、一部情報が最新でない可能性があります。最新の内容については、直接情報提供元でご確認ください。