半導体業界をひとでつなぐ

LAYLA-HR

アズールテスト株式会社

■川越【アナログ回路設計】年間休日120日/フルフレックス/服装自由◎

  • CAD/EDAエンジニアFPGA設計テスト開発エンジニア
  • 埼玉県
  • 年収300万~500万円年収500万~700万円年収700万~1000万円
  • 提供元:リクナビNEXT
  • 掲載日:2024年12月10日

求人AIによる要約

半導体検査装置のテスト基板に関するアナログ回路設計を担当していただきます。具体的には、回路設計、アートワーク、プログラミング、検査を行い、主にAltium、ISE、Qualtasを使用します。業務は台湾や中国向けのICテスタやディスクリートテスタの販売に関連しています。フルフレックスタイム制や服装自由、年間休日120日と、ワークライフバランスが非常に充実しており、プライベートも大切にできます。業務拡大に伴う増員募集ですので、成長の機会も豊富です。

【おすすめポイント】
・フルフレックスタイム制で働き方が自由
・年間休日120日でプライベートも充実
・成長を支える業務拡大に伴う増員募集

この求人に応募する

※提供元サイトへリンクします 

OUTLINE

CAD/EDAエンジニア

FPGA設計

テスト開発エンジニア


【仕事内容】半導体検査装置のテスト基板の回路設計、アートワーク、プログラミング、検査をご担当いただきます。【主な使用ツール】Altium、ISE、Qualtas※ICテスタやディスクリートテスタなどを台湾や中国向けに販売しています!【魅力】■ワークライフバランス大充実◎フルフレックスタイム制や服装自由、休みの取得など働き方が本当に自由です。年間休日も120日あることからプライベートも充実させられます。

[配属先情報]
川越R&D(20代2名、30代6名、40代2名、50代1名、60代3名、70代1名)採用背景:業務拡大に伴い増員、業務効率化への対応のための募集

【必須】何かしらの設計経験がある方
【歓迎】理系出身の方
《入社後について》
◆入社後4~5年程度は学習期間と捉えていますので、先輩のフォローを受けながら徐々に業務の幅を広げていってください。
◆基本的には実際の設計業務を通じて業務を覚えて頂きますが、日々の業務時のフォローの他、月1回教育の為の時間なども設けています。
◆WEBセミナーの受講についても、会社が受講料を補助しています◎


アズールテスト川越R&D(埼玉県川越市)
[転勤]無



[想定年収]400万円~800万円

[賃金形態]月給制

[月給]250000円~550000円


[所定労働時間]8時間0分 [休憩]60分
[フレックスタイム制]有[コアタイム]無




[年間休日]120日 内訳:土日祝 その他(週休2日制)

[有給休暇]入社半年経過後10日~


[退職金]有[社会保険]健保 厚生年金 雇用 労災
[寮社宅]有

[その他制度]育児休暇/介護休暇/看護休暇/退職金制度あり(会社規定に基づき支給)

COMPANY

会社名:アズールテスト株式会社
この求人に応募する

※提供元サイトへリンクします 

SEARCH