半導体業界をひとでつなぐ

LAYLA-HR

株式会社シキノハイテック

【横浜】副参事/アナログLSI設計(回路・レイアウト設計)★テレワークあり

  • ASIC/SoC設計その他計測・解析エンジニア
  • 神奈川県
  • 年収500万~700万円
  • 提供元:リクナビNEXT
  • 掲載日:2024年12月07日
この求人に応募する

※提供元サイトへリンクします 

OUTLINE

ASIC/SoC設計

その他

計測・解析エンジニア

電源・モータードライバー・高速インターフェイス等のアナログ回路設計及びマニュアルレイアウト設計をお任せします。また、副参事として課長職のサポートまたはエキスパート職として業務をお任せします。【主要設備】■回路設計:Cadence (Composer、Spectre、ADE-XL)、Synopsys (HSPICE、Star-RC、CustomSIM)、Silvaco (SmartSpice)■レイアウト設計:Virtuso-XL、α-SX、SX9000、Dracula、Calibre■LSI評価:半導体パラメーターアナライザ、ネットワークアナライザ、スぺクトラムアナライザ、デジタルオシロスコープ、データジェネレータ、サーモトリマー、恒温槽※高速インターフェイスマクロなどの自社IP開発プロジェクトの実績あり。

【必須】●評価、計測等の実務経験【歓迎】●管理職のご経験をお持ちの方【求める人物像】設計エンジニアであることにこだわりたい方/仕様設計から携わる仕事がしたい方/幅広く技術を磨いていきたい方
【当社で働く魅力】■大手有名メーカーとの受託開発・共同開発で幅広いスキルと経験を積むことができます。■当社の製品は私たちの日常生活に欠かせない、スマホ・タブレット自動車・家電・PCなど様々な製品を支えています。■設計に特化している為、設計職として長期的なキャリアの形成が可能です。■テレワーク勤務を積極的に行っておりますので、ワークライフバランスの実現が可能です。テレワーク率70%(平均)

横浜デザインセンター(横浜市港北区)
[転勤]当面無

[勤務地備考]※将来的には転勤の可能性あり

[想定年収]550万円~650万円

[賃金形態]月給制

[月給]300000円~

[所定労働時間]8時間0分 [休憩]60分
[フレックスタイム制]有[コアタイム]無

完全週休2日制


[年間休日]122日 内訳:土日祝 夏期4日 年末年始5日 その他(基本土曜・祝日休み ※フリコメ欄参照)

[有給休暇]入社半年経過後10日~最高20日

[退職金]有[社会保険]健保 厚生年金 雇用 労災
[寮社宅]有 借り上げ社宅制度(規定による)

[その他制度]退職金(3年以上),確定拠出年金,企業年金,財形貯蓄,社員持株会,国内保養施設(契約リゾート),クラブ活動等

COMPANY

会社名:株式会社シキノハイテック
この求人に応募する

※提供元サイトへリンクします 

SEARCH