【東京/渋谷区】半導体の研究開発~50・60代活躍中~通勤圏内のみ配属/上流工程案件多数
- ASIC/SoC設計FPGA設計テスト開発エンジニア
- 東京都
- 年収300万円未満年収300万~500万円年収500万~700万円
- 提供元:doda
- 掲載日:2025年01月06日
求人AIによる要約
半導体業界での研究開発職をお探しの方に最適な求人です。50・60代のエンジニアが活躍中で、現場での開発に専念できる環境が整っています。SoCチップの研究開発を通じて、技術力を最大限に発揮できるチャンスがあります。定年は65歳で、その後も契約社員としての継続勤務が可能。充実した福利厚生やキャリアサポート制度も魅力です。残業は月平均20時間程度で、働きやすい環境が整っています。
【おすすめポイント】
・エンジニア定着率90%以上、長く働ける環境
・充実した福利厚生とキャリアサポート制度
・上流工程案件多数、技術力を活かせる職務内容
※提供元サイトへリンクします
OUTLINE
ASIC/SoC設計
FPGA設計
テスト開発エンジニア
【東京/渋谷区】半導体の研究開発~50・60代活躍中~通勤圏内のみ配属/上流工程案件多数
≪≪エンジニアの定着率90%以上/残業月平均20時間程度/定年65歳/開発工程多数≫≫
同社では、マネジメントではなく現場で開発に携わって頂く事で、長くエンジニアとしてのスキルを最大限活かして頂く事が可能です。
◆職務概要:各種メーカーの開発パートナーとして技術者派遣業を運営している当社の顧客先にて下記業務をお任せします。
◆職務詳細:
◇一眼レフやビデオカメラに内蔵されるSoCチップの研究開発。(SoCチップの試験・評価、オシロスコープを使った波系の計測・解析・研究。Veliogを使った論理設計。)
※ご経験スキルに応じて別案件の打診をさせていただく場合もございます。ご面接の際に志向性に合わせて様々お話しできればと思います。
◆使用ツール:
◇FPGA
◇Velilog
◇C言語
■シニア層の活躍例
・大手メーカー様にて早期退職制度を活用された後入社、
大手総合電機メーカー様の案件にてご活躍されている50代後半男性
・大手重工メーカーご出身、生涯エンジニアとしての道を選ぶためご入社いただいた40代後半男性
■当社の特徴:
・キャリアサポート制度充実:社内に専属のカウンセラーがおり、プロジェクト、働き方など相談できる環境がございます。
・長く活躍頂ける環境:定年は65歳となっており、その後も1年更新での契約社員としてご活躍いただけます。
・手厚い福利厚生:配属先への勤務に伴う引っ越し費用に関しては、会社が全額負担します。家賃補助の金額に関して、6万円(家賃+共益費)の物件を上限として半分を支給いたします。他にも家族手当制度等がございます。
・働く環境:配属先によって多少前後しますが全社月平均残業時間は20時間程度になります。また、年休120日程度や充実した教育制度など働きやすい環境を整えております。
■福利厚生「SS&CU制度」:
エンジニア(技術社員)を対象に、キャリアチェンジを支援する制度です。U・Iターンしたい、上流工程へ挑戦したいなど転職にともなうリスクを気にすることなく、社内で自分の新しいキャリアを形成し、可能性を広げることが可能です。シフトしたことによって上がった派遣料金が一定基準を超えた場合、給与に還元しております。
変更の範囲:会社の定める業務
<応募資格/応募条件>
■必須条件:
SoCチップの試験・評価・プロセスに関する何かしらのご経験をお持ちの方
顧客先
住所:東京都渋谷区
勤務地最寄駅:各線/渋谷駅
受動喫煙対策:屋内全面禁煙
変更の範囲:会社の定める事業所
<転勤>
当面なし
原則、ご本人様の希望ベースでの配属先を決定するため企業都合での発生はございません。
<オンライン面接>
可
9:00~18:00 (所定労働時間:8時間0分)
休憩時間:60分
時間外労働有無:有
<その他就業時間補足>
残業:配属先によって多少前後しますが全社月平均では20時間程度になります。
COMPANY
※提供元サイトへリンクします
当サイトの情報は、情報提供元から自動取得した内容を掲載しており、一部情報が最新でない可能性があります。最新の内容については、直接情報提供元でご確認ください。