【首都圏/在宅可】大手メーカー向けFPGA開発◆最新の技術を扱える◆年休125日
- ASIC/SoC設計FPGA設計デジタルIC設計
- 東京都 神奈川県
- 年収300万~500万円年収500万~700万円
- 提供元:doda
- 掲載日:2024年12月18日
求人AIによる要約
大手メーカー向けのFPGA開発エンジニアを募集!最新技術を駆使し、国内最大手半導体メーカーの製品開発に携わるチャンスです。フレックスタイム制やリモートワークが可能で、年休125日と働きやすい環境が整っています。キャリアプランに応じて、スペシャリストやプロジェクトマネージャーとして成長できるポジションです。FPGA設計のスキルを磨きながら、最先端の技術に触れることができます。
【おすすめポイント】
・年休125日、フレックス・リモートワーク制度あり
・最新技術を用いたFPGA設計に携われる
・キャリアプランに応じた成長機会が豊富
※提供元サイトへリンクします
OUTLINE
ASIC/SoC設計
FPGA設計
デジタルIC設計
【首都圏/在宅可】大手メーカー向けFPGA開発◆最新の技術を扱える◆年休125日
~東証上場企業の合弁会社で財務安定性有り/フレックスタイム制/リモート可/年休125日/大手メーカーや最新の技術に携われる~
■業務内容:
・国内最大手半導体メーカー各社様向けFPGA設計をお任せいたします。
・本開発では、数年先を見据えた製品の開発であるため、最新の技術を用いて設計開発を行います。
■想定業務:
・RTL(register transfer level)設計、動作確認
・IoTシステム開発、画像処理、映像処理、通信等の設計対応など
■キャリアイメージ:
・ご自身のキャリアプランに合わせた、半導体設計のエンジニアとして技術を極める「スペシャリスト」、または、複数のチームをまとめて大きな成果を出す「プロジェクトマネージャ」として活躍いただけます。
※本職種は最先端の技術を用いるため、共に成長できる分野となります。
■身につけることができる技術スキル:
・仕様書作成、コーディング、テスト仕様書作成、テストまでの一通りの経験
・FPGAの設計開発スキル
・FPGAが使用されるシステム全体の仕様検討
■技術要素:
・Verilog-HDL
・VHDL
※開発対象により技術要素は異なります。
※知識がなくても開発を進めながら習得いただけます。
\働きやすい環境/
・年休125日、土日祝休、残業平均15時間程
・フレックス、リモートワーク制度を採用
・平均有給取得日数(前年度実績)14日
・定着率もよく長期就業できる環境
変更の範囲:会社の定める業務
<応募資格/応募条件>
■必須条件:
・FPGA設計開発の実務経験(経験年数に応じてポジションを検討いたします)
本社
住所:東京都港区港南2-10-9
勤務地最寄駅:JR線/品川駅
受動喫煙対策:屋内全面禁煙
<勤務地詳細2>
川崎事業所
住所:神奈川県川崎市中原区新丸子東三丁目1200番 KDX武蔵小杉ビル10F
勤務地最寄駅:JR南武線線/武蔵小杉駅
受動喫煙対策:屋内喫煙可能場所あり
変更の範囲:会社の定める事業所(リモートワーク含む)
<勤務地補足>
※開発案件により顧客先常駐になる可能性がございます。
<転勤>
当面なし
<在宅勤務・リモートワーク>
相談可(在宅)
<オンライン面接>
可
450万円~600万円
<賃金形態>
月給制
補足事項なし
<賃金内訳>
月額(基本給):277,000円~365,000円
<月給>
277,000円~365,000円
<昇給有無>
有
<残業手当>
有
<給与補足>
※ご経験、能力、年齢を考慮の上、当社規程による(勤務地別給与テーブル有り)
※年収は残業代(平均15h/月)、賞与は3~3.5ヶ月分(賞与実績有)を含みます。
賃金はあくまでも目安の金額であり、選考を通じて上下する可能性があります。
月給(月額)は固定手当を含めた表記です。
フレックスタイム制
コアタイム:10:00~15:00
フレキシブルタイム:7:00~10:00、15:00~21:30
休憩時間:60分(11:45~12:45)
時間外労働有無:有
<標準的な勤務時間帯>
9:00~17:30
<その他就業時間補足>
■月平均残業:15時間程
※顧客先常駐の場合、顧客先の勤務制度に準ずる場合があります。
COMPANY
※提供元サイトへリンクします
当サイトの情報は、情報提供元から自動取得した内容を掲載しており、一部情報が最新でない可能性があります。最新の内容については、直接情報提供元でご確認ください。