【新横浜】半導体集積回路のレイアウト設計◆福利厚生◎/東証プライム上場G/年休124日
- ASIC/SoC設計CAD/EDAエンジニアデジタルIC設計
- 神奈川県
- 年収500万~700万円
- 提供元:doda
- 掲載日:2024年12月18日
求人AIによる要約
半導体集積回路のレイアウト設計を担当するエンジニアを募集します。最先端のSoC開発において、論理設計とレイアウト設計の両方のスキルを活かし、LSIの性能を最大限に引き出す設計業務に携わります。充実した研修制度とキャリア支援があり、長期的に成長できる環境が整っています。業界トップクラスの信頼を得ており、エンジニアとしての誇りを持って働ける職場です。
【おすすめポイント】
・論理設計とレイアウト設計の両方を学べる
・充実した研修制度でスキルアップが可能
・長期的なキャリア形成を支援する環境
※提供元サイトへリンクします
OUTLINE
ASIC/SoC設計
CAD/EDAエンジニア
デジタルIC設計
【新横浜】半導体集積回路のレイアウト設計◆福利厚生◎/東証プライム上場G/年休124日
【時代に即した技術を身に着ける×自分の好きなモノづくりを突き詰める×自分に合ったキャリアを自分で選択できる×1人1人がプロのエンジニアをして技術を高め続ける】
■職務内容
システムLSIの開発において、デジタルレイアウト設計開発業務をご担当いただきます。
■業務の魅力
論理動作を記した論理回路情報を基にLSI製造に使用するレイアウト情報(マスクデータ)を作成する設計業務です。
LSIの性能を最大限発揮するには論理動作の設計に加えて、最先端のSoC開発では、論理設計段階からレイアウト情報を意識する必要があり、エンジニアには両方のスキルが求められます。また、レイアウト設計は製造プロセスの微細化に伴い難易度が増すため、レイアウト設計を担うエンジニアは今後益々高いスキルが必要となります。
■当社エンジニア在籍人数
6~11名
■生涯プロエンジニアとして
・エンジニアのキャリアを第一に考える企業です。エンジニアの年代別構成比率は40代以降が半数を超え、長く働くことが出来る環境が整っています。一生エンジニアとして活躍するためには、絶えず時代に合わせた技術を身に着けていく必要があり、当社では幅広い知識を身に着けることが可能な制度等を幅広く整えています。
・業界トップクラスの企業として、多くの顧客から厚い信頼を頂いています。開発の上流工程から携われることは勿論、中には外注選定を任されているエンジニアもいます。
・1974年に設立されて以来、すでに500名以上のエンジニアが定年退職を迎えております。
■充実の研修体制
「社員一人あたりの研修費ランキング」で5位にランクインしており、「技術力」と「人間力」の向上を軸に様々な機械を提供しています。年間550回の技術研修のみならず、エンジニア主催の勉強会が900回以上開催されております。エンジニアとしてプライドを持ち、スキルアップの意欲が高く、常に技術力の鍛錬を行っています。時代に即した技術を身に着けることが出来、幅広い業界へ展開しているためスキルの習得もしやすい環境となります。
変更の範囲:会社の定める業務
<応募資格/応募条件>
■必須条件:
・EDAツールを用いた、レイアウト設計およびマスク検証業務
■歓迎条件:
・電気・電子系または、情報系を先行した専門知識
顧客先(神奈川県横浜市)
住所:神奈川県横浜市
受動喫煙対策:屋内全面禁煙
変更の範囲:会社の定める事業所(リモートワーク含む)
<転勤>
当面なし
ご本人のキャリアアップを第一に考え、希望勤務地を充分に考慮し決定します。
<在宅勤務・リモートワーク>
相談可
<オンライン面接>
可
530万円~650万円
<賃金形態>
月給制
<賃金内訳>
月額(基本給):386,600円~493,900円
<月給>
386,600円~493,900円
<昇給有無>
有
<残業手当>
有
<給与補足>
※能力・経験・年齢等を配慮の上、当社規定により決定します。
賃金はあくまでも目安の金額であり、選考を通じて上下する可能性があります。
月給(月額)は固定手当を含めた表記です。
フレックスタイム制
コアタイム:10:00~15:00
休憩時間:60分(12:00~13:00)
時間外労働有無:有
<標準的な勤務時間帯>
9:00~18:00
COMPANY
※提供元サイトへリンクします
当サイトの情報は、情報提供元から自動取得した内容を掲載しており、一部情報が最新でない可能性があります。最新の内容については、直接情報提供元でご確認ください。